香港航天科技拟合作完成首个宇航级RISC-V高可靠性半导体
本帖最后由 草帽王子 于 2021-9-14 12:05 编辑香港航天科技拟合作完成首个宇航级RISC-V高可靠性半导体的空间验证及卫星在轨测试
ISC-V为新一代基于开源指令集的宇航处理器芯片,利用RVC技术改善程式代码的大小。
2021年9月14日消息,香港航天科技公布,于2021年9月13日,该公司的间接全资附属公司港航科(深圳)空间技术有限公司与中国科学院上海微系统与信息技术研究所订立合作协议,内容有关订约方共同合作于中华人民共和国完成首个宇航级RISC-V高可靠性半导体的空间验证及卫星在轨测试。
据了解,RISC-V为新一代基于开源指令集的宇航处理器芯片,利用RVC(RISC-V代码压缩)技术改善程式代码的大小,同时亦以增加每个程式的指令数量为代价,减少每个指令的CPU周期数。该技术透过牺牲代码密度来简化实现电路,使宇航级芯片更广泛的运用于航天、航空、通讯、物联网、新能源及智慧管理等领域。
根据合作,上海微系统所将提供高可靠芯片加载存储测试及测试方案,而深圳港航科将打造必要的在轨环境,藉以实施测试方案。订约方将就以下範畴展开合作,包括开发芯片加载存储测试及测试方案;有关加载存储测试的机器安装及能源供应;交换加载存储测试数据;监测芯片的在轨状态;及对加载存储测试数据进行数据分发、处理及分析。在轨测试时间为六个月。
完
页:
[1]