查看: 1130|回复: 0
收起左侧

SiFive为最小面积最低功耗的RISC-V设计推出E2 Core IP系列

[复制链接]

  离线 

  • TA的每日心情
    慵懒
    2021-7-27 09:25
  • 签到天数: 57 天

    [LV.5]

    发表于 2020-7-20 17:19:18 | 显示全部楼层 |阅读模式

    有人预言,RISC-V或将是继Intel和Arm之后的第三大主流处理器体系。欢迎访问全球首家只专注于RISC-V单片机行业应用的中文网站

    您需要 登录 才可以下载或查看,没有帐号?立即注册

    x
    本帖最后由 小飞飞 于 2020-8-10 16:04 编辑

    加州圣马特奥2018年6月26日电 /美通社/ -- 世界领先的商业RISC-V处理器IP提供商SiFive今天宣布推出其为嵌入式设备使用设计的可配置的小面积、低功耗微控制器(MCU)核心E2 Core IP系列。


    E2系列通过两个新的标准核心扩展了SiFive的产品系列,分别是为微控制器、传感器融合、minion核心和智能物联网市场提供主流性能的E21以及为微控制器、物联网、模拟混合信号和有限状态机应用而设计的最节能的SiFive标准核心E20。


    此外,该公司还宣布改进其现有的标准E3和E5核心IP系列。


    SiFive E20和E21针对那些需要极低成本、低功耗计算,但能够从RISC-V软件生态系统内完全集成中获益的市场而设计。


    完全兼容与其他高性能SiFive核心相同的软件栈、工具、编译器和生态系统厂商,E2系列使这些新市场能够利用自2016年SiFive首次推出商业RISC-V核心以来一直呈指数级增长的强大软件生态系统。


    这两个核心都是可完全合成且经过验证的IP软核,可以跨多个设计节点进行扩展。新产品系列提供了各种新功能,包括完全可配置的内存映射、多个可配置端口、紧密集成的内存(TIM)、快速IO访问和用于极快中断响应、硬件优先级和抢占优先级的新CLIC中断控制器。


    此外,SiFive使设计者能够根据他们特定的应用需求配置一个SiFive RISC-V Core系列,能够在指定的Core系列内微调性能、微结构特征、面积密度、内存子系统等等。


    客户可以直接利用经过硅验证的标准SiFive Core IP (如E21),也可以使用它作为自定义的起点。


    SiFive联合创始人兼首席技术官Yunsup Lee表示:“SiFive的Core IP是全球使用最广泛的RISC-V核心的基础,不仅风险最低,也是最便捷的RISC-V路径。


    我们的Core IP系列利用RISC-V固有的可升级性,为任何应用提供一整套可定制的核心——从基于我们新的E2 Core IP系列的微型微控制器到我们先前宣布的支持Linux的多核U Core IP系列。”


    除了宣布新的E2 Core系列之外,SiFive还改进了其E3和E5系列,以支持面向高性能嵌入式应用的固有多核心配置。


    除了多核心支持之外,E3和E5系列还有一个新改进的乘法器,使E31和E51标准核心能够在仍然使用开源GCC编译器的同时实现超过3 CoreMarks/MHz。


    E3和E5系列是如存储、工业、调制解调器和网络等高性能实时应用的理想之选。


    SiFive将在6月27日之前在旧金山莫斯克尼会议中心举行的Design Automation Conference的RISC-V Foundation 2638展位展示E21。


    垂询SiFive的 RISC-V Core IP的更多信息,包括完整数据表、规格和应用说明,请访问www.sifive.com/core-ip/

    本篇完





    上一篇:SiFive将携行业领先的全新E2系列参加上海RISC-V Day
    下一篇:RISC-V Day将于上海举办 凸显RISC-V生态系统在亚洲的发展势头
    RISCV作者优文
    相信自已,未来是自已创造的。
    回复

    使用道具 举报

    高级模式
    B Color Image Link Quote Code Smilies

    本版积分规则

    关闭

    RISC-V单片机中文网上一条 /2 下一条



    版权及免责声明|RISC-V单片机中文网 |网站地图

    GMT+8, 2024-11-4 18:50 , Processed in 0.386132 second(s), 45 queries .

    快速回复 返回顶部 返回列表