群号: 728522642
简介: 有人预言,RISC-V或将是继Intel和ARM之后第三大主流处理器体系。8位单片机时代传奇“前辈”是8051,32位单片机时代RISC-V将成为下一个8051!欢迎大家一起来学习 RISC-V单片机。
824
658
750
RISCV 博士
北京理工大学-硕士
签到天数: 10 天
[LV.3]
您需要 登录 才可以下载或查看,没有帐号?立即注册
不支持。
对于RISC-V架构而言,进入异常之后,mstatus寄存器中的MIE域将会被硬件自动更新成0(意味着中断全局被关闭,从而无法响应新的中断)。
退出中断后,MIE域才被硬件自动恢复成中断发生之前的值(通过MPIE域得到)。从而再次全局打开中断。
由此可见,一旦响应中断进入异常模式后,中断被全局关闭再无法响应新的中断,因此RISC-V架构定义的硬件机制默认无法支持中断嵌套行为。
使用道具 举报
本版积分规则 发表回复 回帖并转发 回帖后跳转到最后一页
查看 »
版权及免责声明|RISC-V单片机中文网 |网站地图
GMT+8, 2025-1-11 01:36 , Processed in 0.720387 second(s), 45 queries .